Die Signal Integrity Toolbox™ bietet Funktionen und Anwendungen für den Entwurf serieller und paralleler Hochgeschwindigkeits-Links. Mit ihr können Sie Experimente erzeugen, die unterschiedlichste Parameter abdecken, Design-Metriken extrahieren und Wellenformen sowie Ergebnisse visualisieren. Daneben dient sie zur Vorhersage von Betriebsgrenzen und der Link-Leistung durch Analyse von Sender, Empfänger und Wechselwirkungen zwischen den Kanälen.
Die Toolbox unterstützt standardkonforme IBIS-AMI-Modelle für statistische und zeitdomänen-basierte Simulationen, mit denen sich die Egalisierung und Taktrückgewinnung analysieren lässt. Kanäle lassen sich mit Multiport-S-Parameterdaten-, IBIS-, HSPICE- und analytischen Modellen beschreiben.
Mit der Signal Integrity Toolbox können Sie Wellenformen und Augendiagramme analysieren sowie die Kanalqualität messen und dabei gleichzeitig Effekte wie ISI, Jitter und Rauschen beobachten. Den Kanal können Sie im Frequenzbereich auf Einfügungsdämpfung, Rückflussdämpfung und Übersprechen analysieren und die Einhaltung von Industriestandards wie IEEE® 802.3, OIF, PCIe und DDR verifizieren.
Noch vor Erzeugung des Layout können Sie Trade-Offs bewerten und parallele und serielle Links auf Kosten, Leistung, Zuverlässigkeit und Standarderfüllung optimieren. Anschließend können Sie eine Post-Layout-Verifikation des Systems vornehmen und die Simulationsergebnisse mit den Messdaten korrelieren.
Analyse serieller Links
Die Serial Link Designer-App ermöglicht Ende-zu-Ende-Analysen serieller Multi-Gigabit-Links vor deren Layout. Mit IBIS-AMI-Modellen, PCB-Leiterbahnen, -Durchkontaktierungen und -Steckverbindern analysieren Sie Dämpfungen, Reflexionen, Übersprechen und mehr.
Analyse paralleler Links
Mit der Parallel Link Designer-App legen Sie den Aufbau und das Hold-Timing sowie die Spannungsgrenzen paralleler Hochgeschwindigkeits-Links fest. Parallele Schnittstellen analysieren Sie damit auf Einhaltung von Timing- und Signalintegritäts-Vorgaben.
Erfüllung von Standards
Sie können serielle und parallele Links mit einem der mehr als 40 verfügbaren Compliance-Kits für PCIe, DDR, USB, Ethernet und andere Standards auf die Einhaltung gültiger Industriestandards prüfen.
Entwurfsräume erkunden
Nutzen Sie Parameter- und Kanal-Sweeps zum Design-of-Experiments (DoE). Mit der Parallel Computing Toolbox™ können Sie zudem umfangreiche Analysen beschleunigen.
IBIS-AMI-Modelle für Simulationen
Vereinfachen Sie Ihren Workflow, indem Sie IBIS-AMI-Modelle direkt aus der SerDes Toolbox™ mit dem Signal Integrity Link aufbauen und importieren. Oder nutzen Sie von Drittanbietern von ICs bereitgestellte IBIS-AMI-Modelle zur Analyse der Leistung serieller und paralleler Links.
Post-Layout-Verifkation
Mit der RF PCB Toolbox™ erzeugen Sie Workflows für den Import von PCB-Schaltbildern zur Post-Layout-Verifikation der Signalintegrität.
Visualisierung von Wellenformen
Mit der Signal Integrity Viewer-App erzeugen Sie Wellenformen und Vergleichskurven aus S-Parametern und HSPICE-Modellen.