Signal Integrity Toolbox

 

Signal Integrity Toolbox

Simulation und Analyse serieller und paralleler Hochgeschwindigkeits-Links

Analyse serieller Links

Die Serial Link Designer-App ermöglicht Ende-zu-Ende-Analysen serieller Multi-Gigabit-Links vor deren Layout. Mit IBIS-AMI-Modellen, PCB-Leiterbahnen, -Durchkontaktierungen und -Steckverbindern analysieren Sie Dämpfungen, Reflexionen, Übersprechen und mehr.

Analyse paralleler Links

Mit der Parallel Link Designer-App legen Sie den Aufbau und das Hold-Timing sowie die Spannungsgrenzen paralleler Hochgeschwindigkeits-Links fest. Parallele Schnittstellen analysieren Sie damit auf Einhaltung von Timing- und Signalintegritäts-Vorgaben.

Erfüllung von Standards

Sie können serielle und parallele Links mit einem der mehr als 40 verfügbaren Compliance-Kits für PCIe, DDR, USB, Ethernet und andere Standards auf die Einhaltung gültiger Industriestandards prüfen.

Entwurfsräume erkunden

Nutzen Sie Parameter- und Kanal-Sweeps zum Design-of-Experiments (DoE). Mit der Parallel Computing Toolbox können Sie zudem umfangreiche Analysen beschleunigen.

IBIS-AMI-Modelle für Simulationen

Vereinfachen Sie Ihren Workflow, indem Sie IBIS-AMI-Modelle direkt aus der SerDes Toolbox mit dem Signal Integrity Link aufbauen und importieren. Oder nutzen Sie von Drittanbietern von ICs bereitgestellte IBIS-AMI-Modelle zur Analyse der Leistung serieller und paralleler Links.

Post-Layout-Verifkation

Mit der RF PCB Toolbox erzeugen Sie Workflows für den Import von PCB-Schaltbildern zur Post-Layout-Verifikation der Signalintegrität.

Visualisierung von Wellenformen

Mit der Signal Integrity Viewer-App erzeugen Sie Wellenformen und Vergleichskurven aus S-Parametern und HSPICE-Modellen.