Youssef Abdelsalam
Followers: 0 Following: 0
Statistik
5 Fragen
0 Antworten
RANG
86.897
of 295.689
REPUTATION
0
BEITRÄGE
5 Fragen
0 Antworten
ANTWORTZUSTIMMUNG
60.0%
ERHALTENE STIMMEN
0
RANG
of 20.266
REPUTATION
N/A
DURCHSCHNITTLICHE BEWERTUNG
0.00
BEITRÄGE
0 Dateien
DOWNLOADS
0
ALL TIME DOWNLOADS
0
RANG
of 154.317
BEITRÄGE
0 Probleme
0 Lösungen
PUNKTESTAND
0
ANZAHL DER ABZEICHEN
0
BEITRÄGE
0 Beiträge
BEITRÄGE
0 Öffentlich Kanäle
DURCHSCHNITTLICHE BEWERTUNG
BEITRÄGE
0 Highlights
DURCHSCHNITTLICHE ANZAHL DER LIKES
Feeds
Frage
How to switch to visualize the output of FFT HDL Optimized in the frequency domain ?
So i just implemented the FFT HDL Optimized and a peak finder with index in Simulink in order to generate HDL code. When i simu...
mehr als 3 Jahre vor | 1 Antwort | 0
1
AntwortFrage
Why is the output of the FFT HDL Optimized block zeros in Vivado's Simulation ?
I recently connected the FFT Block in Simulink to in and out ports so i can generate its HDL Code and implement it in Vivado. A...
mehr als 3 Jahre vor | 1 Antwort | 0
1
AntwortFrage
How to implement a real-time fft for FPGA with matlab or simulink ?
I already know that there is a FFT HDL Optimized Block in Simulink that can be used to generate HDL Code for later on FPGA imple...
mehr als 3 Jahre vor | 1 Antwort | 0
1
AntwortFrage
How to store the output of a repeating function (Matlab Function Block Simulink) ?
I was trying out the Self guided tutorial to implement a hardware friendly peak-finder. (https://www.mathworks.com/matlabcentral...
mehr als 3 Jahre vor | 3 Antworten | 0
3
AntwortenFrage
How do i design a synthesizable FFT with Simulink or Matlab for later on FPGA Implementation ?
I need to take an analog signal, put it through an ADC (1MSPS, 20-Bit) and then transform it on an FPGA to the frequency domain ...
mehr als 3 Jahre vor | 1 Antwort | 0